文件名称:verilog语言实现数字钟的设计
文件大小:272KB
文件格式:RAR
更新时间:2013-06-04 13:40:26
verilog 数字钟 quartus2
采用verilog语言实现数字钟的设计,采用quarters2语言环境。
【文件预览】:
myclock
----sel.v(730B)
----digitalclock.map.summary(329B)
----db()
--------digitalclock.sgdiff.hdb(11KB)
--------digitalclock.map.ecobp(28B)
--------digitalclock.eco.cdb(175B)
--------digitalclock.map_bb.cdb(741B)
--------prev_cmp_digitalclock.asm.qmsg(2KB)
--------digitalclock.(4).cnf.cdb(2KB)
--------digitalclock.(3).cnf.cdb(2KB)
--------digitalclock.(5).cnf.hdb(740B)
--------prev_cmp_digitalclock.map.qmsg(10KB)
--------digitalclock.map.hdb(10KB)
--------digitalclock.(0).cnf.cdb(3KB)
--------digitalclock.(4).cnf.hdb(1KB)
--------digitalclock.rtlv.hdb(11KB)
--------digitalclock.map.cdb(7KB)
--------digitalclock.tis_db_list.ddb(188B)
--------prev_cmp_digitalclock.qmsg(26KB)
--------digitalclock.(1).cnf.hdb(1007B)
--------digitalclock.cmp.rdb(15KB)
--------digitalclock.map_bb.hdb(7KB)
--------digitalclock.(1).cnf.cdb(976B)
--------digitalclock.(5).cnf.cdb(1KB)
--------digitalclock.syn_hier_info(0B)
--------digitalclock.cbx.xml(94B)
--------digitalclock.map_bb.logdb(4B)
--------digitalclock.(3).cnf.hdb(1KB)
--------digitalclock.map.logdb(4B)
--------digitalclock.map.bpm(621B)
--------digitalclock.asm.qmsg(2KB)
--------digitalclock.pre_map.hdb(11KB)
--------digitalclock.cmp_merge.kpt(349B)
--------digitalclock.cmp.bpm(643B)
--------digitalclock.fit.qmsg(20KB)
--------digitalclock.map.kpt(16KB)
--------digitalclock.sld_design_entry.sci(168B)
--------digitalclock.map.qmsg(10KB)
--------digitalclock.cmp.ecobp(28B)
--------digitalclock.(2).cnf.hdb(1KB)
--------digitalclock.cmp.kpt(343B)
--------digitalclock.sld_design_entry_dsc.sci(168B)
--------prev_cmp_digitalclock.fit.qmsg(20KB)
--------digitalclock.cmp.cdb(22KB)
--------digitalclock.lpc.txt(2KB)
--------digitalclock.(2).cnf.cdb(2KB)
--------digitalclock.hif(3KB)
--------digitalclock.hier_info(5KB)
--------digitalclock.rtlv_sg_swap.cdb(1KB)
--------digitalclock.rtlv_sg.cdb(8KB)
--------digitalclock.pre_map.cdb(6KB)
--------digitalclock.cmp.hdb(11KB)
--------digitalclock.cmp0.ddb(34KB)
--------digitalclock.cmp.logdb(4B)
--------digitalclock.lpc.rdb(518B)
--------digitalclock.db_info(151B)
--------prev_cmp_digitalclock.tan.qmsg(145KB)
--------digitalclock.(0).cnf.hdb(1KB)
--------digitalclock.lpc.html(3KB)
--------digitalclock.sgdiff.cdb(6KB)
----incremental_db()
--------compiled_partitions()
--------README(653B)
----digitalclock.pof(512KB)
----digitalclock.v(1KB)
----digitalclock.fit.summary(420B)
----digitalclock.dpf(239B)
----counter4_keyctrl.v(517B)
----digitalclock.qsf(4KB)
----counter60.v(948B)
----digitalclock.v.bak(927B)
----digitalclock.qpf(1KB)
----decode4_7.v(428B)
----counter24.v(637B)
----digitalclock.pin(30KB)
----digitalclock.fit.rpt(102KB)
----digitalclock.sof(137KB)
----digitalclock.done(26B)
----digitalclock.map.rpt(22KB)
----digitalclock.tan.rpt(301KB)
----digitalclock.asm.rpt(7KB)
----digitalclock.flow.rpt(7KB)
----digitalclock.tan.summary(3KB)