P4_Adder:奔腾4加法器的VHDL实现

时间:2021-04-11 17:34:30
【文件属性】:
文件名称:P4_Adder:奔腾4加法器的VHDL实现
文件大小:24KB
文件格式:ZIP
更新时间:2021-04-11 17:34:30
VHDL 奔腾4加法器 奔腾4加法器的VHDL实现 描述 在该项目中,从头开始实现了奔腾4加法器。 它具有完全通用的实现方式(即,您可以在CSB / SumGen和CLA中选择要求和的位数,也可以选择每个块的位数)。 重点是提供尽可能多的结构实现。 实际上,除最基本的组件(如由基本逻辑门组成的“ PG”块)外,所有组件都具有结构体系结构。 特别是,CLA已经以完全通用的结构算法方式实现,因此合成器可以使用提供的大小参数正确生成其结构。 发行版 初始版本:v1.0 去做 向CLA添加随身支持 添加减法支持 学分 作者:米开朗基罗·巴托洛米奇( mkexc ) 如果您喜欢这个项目并希望支持进一步的开发,可以给我买一个 。 :) 执照 许可证是GPL v3.0。 请阅读文件。
【文件预览】:
P4_Adder-main
----.gitignore(10B)
----README.md(1KB)
----LICENSE(34KB)
----compile.bash(529B)
----src()
--------cla()
--------p4_adder.vhd(2KB)
--------sum_generator()

网友评论