文件名称:Verilog任意整数分频模块
文件大小:248KB
文件格式:RAR
更新时间:2013-09-02 16:50:41
Verilog,整数分频
Verilog语言编写的整数分频模块,只需调节分频数和分频位宽即可。
【文件预览】:
std_div
----std_div.map.summary(455B)
----std_div.flow.rpt(5KB)
----simulation()
--------modelsim()
----std_div.fit.smsg(513B)
----std_div.qws(1KB)
----std_div.fit.summary(597B)
----std_div.bsf(2KB)
----db()
--------std_div.asm_labs.ddb(111KB)
--------prev_cmp_std_div.fit.qmsg(18KB)
--------std_div.syn_hier_info(0B)
--------std_div.hier_info(326B)
--------std_div.rtlv_sg.cdb(2KB)
--------std_div.map.bpm(365B)
--------std_div.map.ecobp(28B)
--------std_div.sim.rdb(3KB)
--------std_div.map_bb.cdb(2KB)
--------std_div.map.hdb(6KB)
--------std_div.dbp(0B)
--------std_div.cmp.hdb(7KB)
--------std_div.rtlv_sg_swap.cdb(178B)
--------std_div.(0).cnf.hdb(678B)
--------std_div.cmp.cdb(4KB)
--------prev_cmp_std_div.asm.qmsg(2KB)
--------std_div.sld_design_entry_dsc.sci(154B)
--------std_div.cmp_bb.logdb(4B)
--------std_div.cmp_bb.rcf(853B)
--------std_div.eda.qmsg(2KB)
--------std_div.map_bb.logdb(4B)
--------std_div.signalprobe.cdb(463B)
--------wed.wsf(2KB)
--------std_div.eds_overflow(4B)
--------std_div.cmp.rdb(16KB)
--------prev_cmp_std_div.sim.qmsg(4KB)
--------std_div.tan.qmsg(21KB)
--------std_div.cmp0.ddb(47KB)
--------std_div.(0).cnf.cdb(2KB)
--------std_div.map_bb.hdb(6KB)
--------std_div.cmp_bb.hdb(6KB)
--------std_div.sgdiff.hdb(7KB)
--------std_div.db_info(137B)
--------std_div.sim.hdb(3KB)
--------std_div.pre_map.cdb(2KB)
--------std_div.sgdiff.cdb(2KB)
--------std_div.cmp.tdb(3KB)
--------std_div.cmp2.ddb(39KB)
--------std_div.hif(884B)
--------std_div.asm.qmsg(2KB)
--------std_div.cmp.logdb(4B)
--------std_div.pss(35B)
--------std_div.map.qmsg(3KB)
--------std_div.cbx.xml(89B)
--------std_div.sim.cvwf(819B)
--------std_div.rtlv.hdb(7KB)
--------std_div.fit.qmsg(18KB)
--------std_div.pre_map.hdb(7KB)
--------prev_cmp_std_div.eda.qmsg(2KB)
--------std_div.cmp.bpm(372B)
--------prev_cmp_std_div.map.qmsg(3KB)
--------std_div.cmp.ecobp(28B)
--------std_div.map.cdb(2KB)
--------prev_cmp_std_div.tan.qmsg(21KB)
--------std_div.sld_design_entry.sci(154B)
--------std_div.eco.cdb(161B)
--------std_div.psp(3B)
--------std_div.cmp_bb.cdb(2KB)
--------std_div.sim.qmsg(3KB)
--------std_div.map.logdb(4B)
----std_div.sim.rpt(11KB)
----std_div.pin(26KB)
----std_div.v.bak(2KB)
----std_div.v(2KB)
----prev_cmp_std_div.qmsg(4KB)
----std_div.tan.summary(1004B)
----std_div.eda.rpt(5KB)
----std_div.qsf(2KB)
----std_div.asm.rpt(8KB)
----std_div.vwf(2KB)
----std_div.tan.rpt(20KB)
----std_div.fit.rpt(78KB)
----std_div.sof(235KB)
----std_div.qpf(909B)
----std_div.pof(512KB)
----std_div.done(26B)
----std_div.map.rpt(17KB)