文件名称:GPS信号并行捕获算法的FPGA实现
文件大小:2.1MB
文件格式:PDF
更新时间:2024-05-06 10:26:58
平均采样; FFT; 并行捕获; FPGA; 有限状态机
为了实现对GPS信号的快速捕获,通过分析和比较了几种现有算法,提出了基于平均采样的FFT并行捕获算法。为了避免平均采样跨越伪码的跳变沿而带来能量损失,采用了寻找伪码最大游程的方法,在最大游程里重新进行平均采样,使其多出一个码片的样点,通过仿真验证了该算法既避免了平均能量的损失,又便于硬件实现。为了便于硬件实现,设计了捕获算法的系统结构和各个子模块的FPGA结构;通过功能仿真,分析验证了算法的可行性。