基于FPGA + DSP嵌入式捷联导航系统设计 (2008年)

时间:2024-05-17 15:48:59
【文件属性】:

文件名称:基于FPGA + DSP嵌入式捷联导航系统设计 (2008年)

文件大小:621KB

文件格式:PDF

更新时间:2024-05-17 15:48:59

工程技术 论文

介绍了一种以 Altera公司 Cyclone系列的 EP1C12Q240I7 FPGA芯片为主控制器和 TI公司高性能数字 信号处理器 TMS320C6722为捷联解算协处理器的双 CPU结构的新型捷联导航系统,该系统充分利用了 EP1C12Q240 I7控制能力强、设计灵活和 TMS320C6722的处理速度快、浮点数据处理能力强的特性,FPGA与 DSP通讯采用双口 RAM方式。系统具有采样速度快、浮点处理精度高、稳定性好等特点,可以充分满足捷联系 统的要求 。


网友评论