文件名称:高精度∑-△ADC中的数字抽取滤波器设计 (2010年)
文件大小:307KB
文件格式:PDF
更新时间:2024-05-29 08:46:37
自然科学 论文
设计1个应用于高精度sigma-delta模数转换器(∑-AADC)的数字抽取滤波器。数字抽取滤波器采用0.35 μm工艺实现,工作电压为5 V。该滤波器采用多级结构,由级联梳状滤波器、补偿滤波器和窄带有限冲击响应半带滤波器组成。通过对各级滤波器的结构、阶数以及系数进行优化设计,有效地缩小了电路面积,降低了滤波器的功耗。所设计的数字抽取滤波器通带频率为21.77 kHz,通带波纹系数为±0.01 dB,阻带增益衰减120 dB。研究结果表明:该滤波器对128倍过采样、二阶∑-△调制器的输出码流进行处理,得