文件名称:高精度_ADC中的数字抽取滤波器设计.pdf
文件大小:1.18MB
文件格式:PDF
更新时间:2023-01-02 02:42:31
ADC 滤波器
:设计1 个应用于高精度sigma-delta 模数转换器(Σ-ΔADC)的数字抽取滤波器。数字抽取滤波器采用0.35 μm 工艺实现,工作电压为5 V。该滤波器采用多级结构,由级联梳状滤波器、补偿滤波器和窄带有限冲击响应半带 滤波器组成。通过对各级滤波器的结构、阶数以及系数进行优化设计,有效地缩小了电路面积,降低了滤波器的 功耗。所设计的数字抽取滤波器通带频率为21.77 kHz,通带波纹系数为±0.01 dB,阻带增益衰减120 dB。研究 结果表明:该滤波器对128 倍过采样、二阶Σ-Δ调制器的输出码流进行处理,得到的信噪失真比达102.8 dB,数 字抽取滤波器功耗仅为49 mW,面积约为0.6 mm×1.9 mm,达到了高精度模数转换器的要求。