文件名称:基于SOPC的SPWM发生器IP核的设计。
文件大小:1.55MB
文件格式:PDF
更新时间:2024-06-01 13:47:02
SOPC; FPGA; SPWM; sin wave;
设计了基于S O PC的SPWM波形电路。 在Quartus II 9. 0环境中,使用Verilog HDL和模块设计方法完成了设计。 所选择的FPGA模型是EP 2 C 35F 672 C 6在Cyclone系列。 据正弦波PWM的不规则采样的原则,使用实-时间上重叠正弦波和三角波,周期性调节SPWM波得以实现。 仿真结果表明,SPWM发生器IP内核可以嵌入到专用处理器中,并实现SPWM组件的驱动。