一种高精度锁相环抖动测量电路设计

时间:2024-07-27 04:20:33
【文件属性】:

文件名称:一种高精度锁相环抖动测量电路设计

文件大小:5.15MB

文件格式:PDF

更新时间:2024-07-27 04:20:33

测量模拟

锁相环作为数字和模拟电路中不可或缺的基本电路单元,其性能的稳定性在电路工作过程中尤为重要。基于欠采样的抖动测量电路是目前锁相环片上测试领域的研究热点。文中针对目前抖动测量方案存在的测量精度低和测量成分单一的问题,基于欠采样测量原理,设计了一种高精度锁相环抖动测量电路,能够实现周期抖动和长周期抖动的测量。在SMIC 40 nm LL工艺条件下,完成前后仿真:针对多组测试数据,得出周期抖动测量平均误差是2.81%,长周期抖动测量的平均误差是3.67%,电路面积为2448 μm^2,功耗为0.37 mW,满足设计需求。


网友评论