一种高性能、低功耗乘法器的设计 (2004年)

时间:2024-06-07 09:56:57
【文件属性】:

文件名称:一种高性能、低功耗乘法器的设计 (2004年)

文件大小:2.3MB

文件格式:PDF

更新时间:2024-06-07 09:56:57

工程技术 论文

基于标准单元方法设计并实现支持单指令流多数据流(SIMD)计算的16 bit×8 bit乘法器。分析乘法运算时延的分布,采用Wallace树形结构实现Booth乘法器,最终进位传递计算采用从左到右免除进位(LRCF)算法,使最高位(MSB)部分的进位传递计算与部分积相加运算的并行重叠进行,以提高乘法运算的并行度,降低硬件复杂度和功耗。在0.18μm工艺标准单元库的支持下,使用电子设计辅助(EDA)工具,版图实现了该乘法器。利用版图得到的线负载模型信息对门级网表进行分析,在工作电压为1.62 V,125℃时


网友评论