文件名称:高速相机记录系统的设计与实现.caj
文件大小:4.03MB
文件格式:CAJ
更新时间:2023-12-14 10:27:28
计算机视觉
设计并实现了基于FPGA+PowerPC+SSD的小型化的高速视频实时记录存储系统.本文以FPGA作为高速数据采集,数据处理和图像输出显示及数据上传的管控中心,以PowerPC架构处理器P1010作为数据存储核心处理器,以SATA接口固态硬盘作为数据存储介质,采用Camera Link,PCIe,IIC,RS485和光纤等通信手段,实现高速相机输出的600MB/s的视频数据的实时采集存储,并通过光纤接口实现数据高速上传.论文主要工作如下:1.分析和研究了现阶段市场上的高速数据采集存储系统实现原理及其优缺点,并针对设计要求提出本系统的实现方案.本系统采用高速相机采集高速视频...