基于FPGA的高速串并_并串转换器设计

时间:2018-05-09 14:30:04
【文件属性】:

文件名称:基于FPGA的高速串并_并串转换器设计

文件大小:1.38MB

文件格式:PDF

更新时间:2018-05-09 14:30:04

FPGA 串并转换

在数字通信系统的数据传输中 , 多数通信数据为串行方式, 而大多数处理器要求数据以并行方式存储和处理,所以经常需要将串行传输的数据变换成并行传输, 或者将并行传输的数据变换成串行传输, 这时就需要串并/并串转换器。 在此介绍了串并/并串转换器基本原理, 并通过 Quartus Ⅱ 仿真平台进行仿真验证, 最后下载到 FPGA 芯片 EP1K30QC208⁃2实现了串并/并串转换器的设计, 仿真及实验结果表明采用此设计方案是可行的


网友评论