基于DSP Builder的格型FIR滤波器的设计与实现 (2008年)

时间:2024-05-26 10:52:15
【文件属性】:

文件名称:基于DSP Builder的格型FIR滤波器的设计与实现 (2008年)

文件大小:266KB

文件格式:PDF

更新时间:2024-05-26 10:52:15

自然科学 论文

目的 研究提高格型兀R滤波器的运算速度、优化硬件资源利用率的方法 。方法 研究了格型F1R滤波器结构特点.提出了一种改进的格型FIR滤波器结构。并基于FPGA芯片,利用DSPBuilder技术,将Mattlb/Simulink设计工具和QuartusⅡ设计工具有效的结合起来,设计了所提出的改进的格型F1R滤波器。结果 通过计算机仿真分析,改进后的格型FIR滤波器的最高工作频率和占用的LE等性能指标有了很大提高。结论 DSP Builder是进行数字信号处理的一种有效方法 。所提出的改进的格型F


网友评论