基于FPGA的高速数据采集系统设计与实现 (2011年)

时间:2024-06-15 05:09:24
【文件属性】:

文件名称:基于FPGA的高速数据采集系统设计与实现 (2011年)

文件大小:278KB

文件格式:PDF

更新时间:2024-06-15 05:09:24

工程技术 论文

设计一种基于现场可编程门阵列(FPGA)的高速数据采集系统,将AT84AD001B 高速A/D 转换器与Stratix II 系列的FPGA 作为数据采集和处理主体,并在紧凑型外部设备互连系统平台上进行性能指标测试。结果表明,该系统可实现采样率为1 GS/s 的双通道和采样率为2 GS/s 的单通道交替并行数据采集性能,以及带宽达到200 MHz、放大倍数达到5 倍的前端模拟信号调理性能,具有模块化、坚固性、可靠性和可扩展性等特点。


网友评论