文件名称:基于FPGA实现等精度测频
文件大小:1.35MB
文件格式:PDF
更新时间:2015-05-31 05:21:35
基于FPGA实现等精度测频
摘要:根据等精度测量的原理,利用FPGA和Verilog HDL编程设计了一种数字频率计. FPGA程 序由分频模块、计数器模块、除法器模块、显示模块组成. 经过仿真下载验证,能够实现等精度测频 功能,频率测量范围为1Hz~1MHz. 与传统方法相比,该方法具有外围电路简单,设计周期短,易于 修改等优点.
文件名称:基于FPGA实现等精度测频
文件大小:1.35MB
文件格式:PDF
更新时间:2015-05-31 05:21:35
基于FPGA实现等精度测频
摘要:根据等精度测量的原理,利用FPGA和Verilog HDL编程设计了一种数字频率计. FPGA程 序由分频模块、计数器模块、除法器模块、显示模块组成. 经过仿真下载验证,能够实现等精度测频 功能,频率测量范围为1Hz~1MHz. 与传统方法相比,该方法具有外围电路简单,设计周期短,易于 修改等优点.