文件名称:基于FPGA的卷积码编译码器
文件大小:1.11MB
文件格式:PDF
更新时间:2024-05-06 13:34:20
FPGA 卷积码 编译码器
基于卷积码的编译码原理,使用VHDL语言和FPGA芯片设计并实现了(2,1,3)卷积码编译码器。其中译码器设计采用“截尾”的Viterbi译码算法,在支路量度计算、路径量度和译码路径的更新与存储以及判决与输出等环节的实现中采取了若干有效措施,节省了存储空间,提高了设计性能。最后通过仿真验证了设计的正确性与合理性。
文件名称:基于FPGA的卷积码编译码器
文件大小:1.11MB
文件格式:PDF
更新时间:2024-05-06 13:34:20
FPGA 卷积码 编译码器
基于卷积码的编译码原理,使用VHDL语言和FPGA芯片设计并实现了(2,1,3)卷积码编译码器。其中译码器设计采用“截尾”的Viterbi译码算法,在支路量度计算、路径量度和译码路径的更新与存储以及判决与输出等环节的实现中采取了若干有效措施,节省了存储空间,提高了设计性能。最后通过仿真验证了设计的正确性与合理性。