文件名称:Verilog分频器电路设计
文件大小:265KB
文件格式:ZIP
更新时间:2020-07-16 16:15:12
verilog
分频器电路端口为:异步清零输入端口rst,输入时钟clk_in,输出时钟clk_out。并分别采用两种以上的方法实现。
【文件预览】:
7_1
----ddd.vwf(4KB)
----ddd.done(26B)
----ddd.asm.rpt(7KB)
----ddd.qpf(1KB)
----db()
--------ddd.sim.hdb(3KB)
--------ddd.cmp.logdb(4B)
--------prev_cmp_ddd.map.qmsg(4KB)
--------ddd.fnsim.qmsg(4KB)
--------ddd.sim.cvwf(1KB)
--------ddd.cbx.xml(85B)
--------prev_cmp_ddd.qmsg(4KB)
--------ddd.cmp.hdb(7KB)
--------ddd.sim.qrpt(134B)
--------ddd.sim.rdb(2KB)
--------ddd.rtlv.hdb(7KB)
--------ddd.simfam(10B)
--------prev_cmp_ddd.asm.qmsg(2KB)
--------ddd.rtlv_sg.cdb(1KB)
--------ddd.map.hdb(7KB)
--------ddd.sld_design_entry_dsc.sci(153B)
--------ddd.map.logdb(4B)
--------ddd.cmp.cdb(4KB)
--------ddd.(0).cnf.hdb(1011B)
--------ddd.db_info(136B)
--------ddd.lpc.rdb(384B)
--------ddd.map_bb.cdb(590B)
--------ddd.sgdiff.hdb(7KB)
--------ddd.tan.qmsg(23KB)
--------ddd.map.kpt(3KB)
--------ddd.fnsim.cdb(1KB)
--------prev_cmp_ddd.tan.qmsg(22KB)
--------prev_cmp_ddd.sim.qmsg(2KB)
--------ddd.tis_db_list.ddb(173B)
--------ddd.fit.qmsg(39KB)
--------ddd.map_bb.hdb(6KB)
--------ddd.map_bb.logdb(4B)
--------ddd.eds_overflow(3B)
--------ddd.cmp.bpm(426B)
--------ddd.pre_map.cdb(2KB)
--------ddd.hif(725B)
--------ddd.map.ecobp(28B)
--------ddd.map.qmsg(4KB)
--------ddd.pre_map.hdb(7KB)
--------prev_cmp_ddd.fit.qmsg(38KB)
--------ddd.lpc.html(430B)
--------ddd.sgdiff.cdb(1KB)
--------ddd.sld_design_entry.sci(153B)
--------ddd.eco.cdb(160B)
--------ddd.fnsim.hdb(7KB)
--------ddd.map.cdb(2KB)
--------ddd.cmp.ecobp(28B)
--------ddd.hier_info(303B)
--------ddd.cmp.kpt(334B)
--------ddd.cmp_merge.kpt(340B)
--------ddd.asm.qmsg(2KB)
--------wed.wsf(2KB)
--------ddd.rtlv_sg_swap.cdb(177B)
--------ddd.lpc.txt(1KB)
--------ddd.cmp.rdb(20KB)
--------ddd.map.bpm(414B)
--------ddd_global_asgn_op.abo(19KB)
--------ddd.syn_hier_info(0B)
--------ddd.cmp0.ddb(49KB)
--------ddd.asm_labs.ddb(12KB)
--------ddd.(0).cnf.cdb(2KB)
--------ddd.sim.qmsg(3KB)
--------ddd.tmw_info(304B)
--------ddd.cmp.tdb(3KB)
----ddd.map.summary(444B)
----ddd.qsf(3KB)
----ddd.v(418B)
----ddd.flow.rpt(7KB)
----ddd.sof(821KB)
----ddd.pof(2MB)
----ddd.qws(1KB)
----ddd.tan.rpt(20KB)
----incremental_db()
--------compiled_partitions()
--------README(653B)
----db-ddd.sim.tif(23KB)
----ddd.tan.summary(993B)
----ddd.v.bak(418B)
----ddd.fit.summary(592B)
----ddd.map.rpt(16KB)
----ddd.pin(77KB)
----ddd.sim.rpt(10KB)
----ddd.fit.rpt(167KB)