文件名称:论文研究-一种多路实时语种识别系统设计与实现.pdf
文件大小:1.45MB
文件格式:PDF
更新时间:2022-08-11 12:59:58
多路实时, 语种识别, FPGA, 并行处理
对语种识别系统的算法运算量和复杂度进行分析可知:其前端特征提取和预处理部分运算量较小, 且算法相对灵活; 而后端建模分类部分算法运算量较大且算法相对稳定, 是系统实现大规模并行处理的瓶颈。基于此, 提出了一种DSP FPGA的系统实现架构, 对前端特征提取采用浮点DSP进行算法实现, 而后端则采用FPGA设计进行算法实现, 并对系统进行了性能测试和资源分析, 验证了设计的合理性。