基于VerilogHDL的SPWM全数字算法的FPGA实现

时间:2013-10-31 16:10:58
【文件属性】:

文件名称:基于VerilogHDL的SPWM全数字算法的FPGA实现

文件大小:389KB

文件格式:PDF

更新时间:2013-10-31 16:10:58

Actel FPGA,SPWM,DDS,Verilog HDL

在详细阐述正弦脉宽调制算法的基础上, 结合DDS 技术, 以Actel FPGA 作为控制核心, 通过自然采样法比较1 个三角载波和3 个相位差为1 200 的正弦波, 利用Verilog HDL 语言实现死区 时间可调的SPWM 全数字算法,并在Fushion StartKit 开发板上实现SPWM 全数字算法。通过逻辑分析 仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。


网友评论

  • SPWM有多种生成方法,这个是最近比较常用的,与FPGA结合,讲解还是比较详细的,需要基础知识。
  • spwm的生成有很多种 介绍的很详细