数字逻辑课程设计报告

时间:2012-01-04 13:12:06
【文件属性】:

文件名称:数字逻辑课程设计报告

文件大小:185KB

文件格式:DOC

更新时间:2012-01-04 13:12:06

电子时钟

二、设计目的 初步掌握工程设计方法和组织实践的基本技能,逐步熟悉开展科学实践的程序和方法; 掌握常用的仿真软件,并能够利用仿真软件进行一定的电路调试、改进; 掌握数字电路布线、调试的基本技巧; 掌握数字系统的分析和设计方法; 能够熟悉的、合理的选用集成电路器件; 熟悉EWB软件的使用; 培养综合运用理论知识解决实际问题的能力。法 三、设计内容 用中、小规模集成电路设计并制作一台能显示时、分的电子时钟。电子时钟电路是一个典型的数字电路系统,是利用数字电子器件完成时钟的功能。其由时,分计数器以及显示电路组成.可以利用集成递增计数器和8421数码管组成数字钟电路. 利用两片74LS160组成60进制递增计数器,利用两片74LS160组成24进制递增计数器.利用60进制和24进制递增计数器子电路构成数字钟系统,在数字钟电路中,由60进制同步递增计数器完成分计数,由24进制同步递增计数器实现小时计数。


网友评论