quartus_ii_8.0中VHDL编写的 数字时钟

时间:2015-10-17 07:09:44
【文件属性】:

文件名称:quartus_ii_8.0中VHDL编写的 数字时钟

文件大小:427KB

文件格式:RAR

更新时间:2015-10-17 07:09:44

VHDL 数字时钟 可调 整点报时

VHDL 编写的既有:时分可调、整点报时功能的数字时钟。运行于quartus_ii_8.0软件


【文件预览】:
CLOCK
----CLOCK.pin(26KB)
----MINNUTE.VHDL(1KB)
----CLOCK.tan.summary(2KB)
----BCDTOBIN.vhd(936B)
----CLOCK.VHDL(4KB)
----CLOCK.fit.eqn(36KB)
----FENPIN_1KHZ.VHDL(775B)
----DIS.vhd(2KB)
----db()
--------CLOCK.(3).cnf.cdb(2KB)
--------CLOCK.(2).cnf.cdb(1KB)
--------CLOCK.db_info(136B)
--------CLOCK.(5).cnf.hdb(591B)
--------CLOCK.(8).cnf.hdb(1KB)
--------CLOCK.(4).cnf.cdb(1KB)
--------CLOCK.(7).cnf.cdb(2KB)
--------CLOCK.(8).cnf.cdb(2KB)
--------CLOCK.sgdiff.hdb(12KB)
--------CLOCK.(1).cnf.cdb(1KB)
--------CLOCK.dbp(0B)
--------CLOCK.asm.qmsg(2KB)
--------CLOCK.cmp.rdb(27KB)
--------CLOCK.(10).cnf.cdb(1KB)
--------CLOCK.(7).cnf.hdb(514B)
--------CLOCK.fit.qmsg(40KB)
--------CLOCK.(1).cnf.hdb(470B)
--------CLOCK.rtlv_sg_swap.cdb(2KB)
--------CLOCK.sld_design_entry.sci(134B)
--------CLOCK.(3).cnf.hdb(512B)
--------CLOCK.(6).cnf.cdb(2KB)
--------CLOCK.(0).cnf.cdb(2KB)
--------CLOCK.signalprobe.cdb(424B)
--------CLOCK.(6).cnf.hdb(592B)
--------CLOCK.rtlv.hdb(12KB)
--------CLOCK.cmp.cdb(39KB)
--------CLOCK.cmp.qrpt(0B)
--------CLOCK.pre_map.hdb(12KB)
--------CLOCK.tan.qmsg(164KB)
--------CLOCK.(10).cnf.hdb(507B)
--------CLOCK.asm_labs.ddb(121KB)
--------CLOCK.sgdiff.cdb(9KB)
--------CLOCK.hier_info(11KB)
--------CLOCK.sld_design_entry_dsc.sci(134B)
--------CLOCK.eco.cdb(141B)
--------CLOCK.cmp.hdb(12KB)
--------CLOCK.(2).cnf.hdb(445B)
--------CLOCK.(9).cnf.hdb(431B)
--------CLOCK.(9).cnf.cdb(1KB)
--------CLOCK.psp(0B)
--------CLOCK.(0).cnf.hdb(924B)
--------CLOCK.map.logdb(4B)
--------CLOCK.(4).cnf.hdb(483B)
--------CLOCK.(5).cnf.cdb(2KB)
--------CLOCK.syn_hier_info(0B)
--------CLOCK.map.hdb(11KB)
--------CLOCK.hif(5KB)
--------CLOCK.rtlv_sg.cdb(11KB)
--------CLOCK.map.qmsg(19KB)
--------CLOCK.cmp.tdb(33KB)
--------CLOCK.cbx.xml(87B)
--------CLOCK.cmp0.ddb(96KB)
--------CLOCK.map.cdb(10KB)
--------CLOCK.cmp.logdb(4B)
--------CLOCK.pre_map.cdb(10KB)
----CLOCK.qpf(905B)
----SECOND.VHDL(1KB)
----FENPIN_4HZ.VHDL(733B)
----CLOCK.asm.rpt(8KB)
----CLOCK.map.summary(386B)
----HOUR.VHDL(854B)
----CLOCK.fit.summary(488B)
----CLOCK.cdf(282B)
----CLOCK.map.rpt(24KB)
----MSECOND.VHDL(757B)
----CLOCK.qsf(3KB)
----CLOCK.fit.rpt(90KB)
----CLOCK.done(26B)
----CALL.VHDL(823B)
----CLOCK.tan.rpt(174KB)
----CLOCK.qws(5KB)
----CLOCK.pof(512KB)
----FENPIN_50KHZ.VHDL(725B)
----CLOCK.flow.rpt(4KB)
----CLOCK.sof(235KB)
----CLOCK.map.eqn(29KB)

网友评论