文件名称:论文研究-基于FPGA的快速中值滤波算法.pdf
文件大小:317KB
文件格式:PDF
更新时间:2022-08-11 16:10:01
现场可编程门阵列,中值滤波,Verilog,实时图像处理
针对传统中值滤波算法排序量多、速度慢的缺点,提出了一种基于FPGA的中值滤波快速算法。充分利用两个相邻滤波窗口中的相关排序信息,随着一列新像素的移入,同时更新已有的排序信息,从而完成中值滤波处理。该算法将每个窗口查找中值的比较次数降到很低,达到了快速抑制噪声及保持图像细节的目的。
文件名称:论文研究-基于FPGA的快速中值滤波算法.pdf
文件大小:317KB
文件格式:PDF
更新时间:2022-08-11 16:10:01
现场可编程门阵列,中值滤波,Verilog,实时图像处理
针对传统中值滤波算法排序量多、速度慢的缺点,提出了一种基于FPGA的中值滤波快速算法。充分利用两个相邻滤波窗口中的相关排序信息,随着一列新像素的移入,同时更新已有的排序信息,从而完成中值滤波处理。该算法将每个窗口查找中值的比较次数降到很低,达到了快速抑制噪声及保持图像细节的目的。