数字锁相环及其FPGA的实现

时间:2019-01-02 17:15:32
【文件属性】:

文件名称:数字锁相环及其FPGA的实现

文件大小:385KB

文件格式:DOC

更新时间:2019-01-02 17:15:32

数字锁相环

锁相环 (PLL) 的理论与研究日趋完善,应用范围遍及整个电子技术领域,如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。 随着集成电路技术的发展,集成锁相环和数字锁相环技术日趋成熟,不仅能够制成频率较高的单片集成锁相环路,还可以把整个系统集成到一个芯片上去,实现所谓的片上系统 SOC 。 因此,可以把全数字锁相环路 (ADPLL) 作为一个功能模块嵌入 SOC ,构成片内锁相环。这里在简单介绍片内全数字锁相环系列结构的同时,给出一种智能控制捕获范围中全数字锁相环( ADPLL )的设计方法,并进行仿真和实践验证。


网友评论

  • 这都敢要这么多积分。太垃圾了
  • 学习学习,看看
  • 内容太少。。
  • 学习学习,感谢