文件名称:CRC码的FPGA实现* (2007年)
文件大小:1.72MB
文件格式:PDF
更新时间:2024-06-21 02:25:53
自然科学 论文
介绍了循环冗余校验CRC算法原理和校验规则,分析了CRC校验码的具体计算过程,并以 CRC-16为例,给出了使用硬件描述语言Verilog HDL来实现CRC-16的部分源程序,它既是校验码的生成器,也是待校验数据的校验器,对该例进行仿真并给出综合结果,最终可以在现场可编程门阵列(FPGA)上实现,其工作频率可达400 MHz.