1、概述
AK7739是一个高度集成的数字信号处理器,包括一个带MIC增益放大器的24位立体声ADC,一个带输入选择器的24位立体声ADC,两个32位立体声DAC, 4个立体声和4个单声采样速率转换器(SRC),支持高达192kHz的采样频率,一个DIT,两个DSP和一个音频/高频处理的子DSP。DSP1和DSP2具有6144step/fs(当fs=48kHz)并行处理能力。AK7739能够同时处理声音和语音,如免提功能,因为两个DSP能够在不同但同步的采样频率上工作。由于AK7739是一个基于RAM的DSP,它可以根据用户的要求*编程,如声学效果和专有的高性能免提功能。AK7739采用节省空间的64脚HTQFP封装。
2、功能
2.1、双DSP (DSP1, DSP2):(延迟RAM区域由DSP1和DSP2共享)
TODO
3、框图
3.1、设备框图
3.2、DSP1框图
3.3、DSP2框图
3.4、子DSP框图
4、引脚配置与功能
4.1、引脚布局
4.2、引脚功能
4.3、未使用引脚的处理
分类 |
引脚 |
设置 |
模拟 |
AOUT1L, AOUT1R, AOUT2L, AOUT2R, XTO, MPREF, MPWR1,MPWR2, INN1/GNDIN1L/DMCLK1, INP1/AIN1L/DMDAT1, INP2/AIN1R/DMDAT2, INN2/GNDIN1R/DMCLK2, AIN2LN/AIN4L, AIN2LP/AIN3L, GNDIN4, AIN2RP/AIN3R, AIN2RN/AIN4R, VCOM |
open |
XTI |
连接到AVSS |
|
数字 |
SDOUT1, SDOUT2/GPO0, ECSO/SDOUT5/GPO2/CLKO, ESDO/LRCK5/CLKO, ESCLK/BICK5, SDOUT6/DIT/GPO3/CLKO,SDOUT3/GPO1/SBST, STO/SDOUT4/RDY, SDA/SO |
Open |
SDIN1, BICK1, LRCK1, SDIN2/JX0, BICK2, LRCK2, SDIN6/JX3, ESDI/SDIN5/JX2, SDIN3/JX1, LRCK3, BICK3, LRCK4/CLKO/RDY, BICK4, SDIN4, CADN/CSN, SCL/SCLK, SELE/SI, PDN |
连接到DVSS |
未使用的I/O引脚必须正确连接。
4.4、内部下拉引脚状态
5、绝对最大额定参数
注释:
1、所有电压都是相对于地的。AVSS和DVSS必须连接到同一地。
2、模拟输入电压的最大值在(AVDD+0.3)V到3.9V之间。
3、TVDD1的输入或输入/输出引脚的最大数字输入电压较小,介于(TVDD1+0.3)V到3.9V之间。
4、TVDD2的输入或输入/输出引脚的最大数字输入电压在(TVDD2+0.3)V到3.9V之间较小。
5、TVDD3的输入或输入/输出引脚的最大数字输入电压在(TVDD3+0.3)V到3.9V之间较小。
警告:
超过或超过这些限制的操作可能会导致设备的永久性损坏。在这种极端情况下,无法保证正常运行。
6、推荐的操作条件
注意:
1、VDD12必须在AVDD和TVDD1-3之后或同时上电。VDD12必须在AVDD和TVDD1-3之前或同时下电。供电时,PDN引脚应保持“L”。PDN引脚允许为“H”后,所有的电源输入和安置。
2、禁止在外部设备电源打开的情况下切断AK7739的电源。当使用I2C接口时,SDA和SCL引脚的上拉电阻应该连接到TVDD2或更低的电压。
警告:AKM对超出数据表条件的使用不承担任何责任。
7、电气特性
7.1、模拟特性
7.1.1、麦克风放大器增益
7.1.2、麦克风偏置输出
注意:
输出量与AVDD (0.76×AVDD)成正比。
7.1.3、麦克风放大器 + ADC1
注意:
1、MGNL/R[3:0] bits = 0x1 (0dB)。输入全量程电压与AVDD (0.86 x AVDD)成正比。
2、MGNL/R[3:0]位= 0x7 (+18dB)。输入全量程电压与AVDD (0.108 x AVDD)成正比。
3、通道间隔离-1dBFS信号输入。
4、CMRR应用于1kHz, 100mVpp正弦波的差分输入信号。
5、PSRR应用于1kHz, 50mVpp正弦波的AVDD和VREFH。
6、CMRR在伪差分输入和伪宏大输入引脚上都应用了1khz 100mVpp正弦波。定义为伪差分输入加100mVpp正弦波时的参考值。
7.1.4、ADC2
注意:
1、AIN2LP, AIN2LN, AIN2RP和AIN2RN引脚。输入全量程电压与AVDD (0.86 x AVDD)成正比。
2、AIN3L, AIN3R, AIN4L和AIN4R引脚。输入全量程电压与AVDD (0.86 x AVDD)成正比。
7.1.5、DAC
注意:
1、全面的输出电压。输出电压与AVDD (AVDD × 0.86)成正比。
2、Lch和Rch的每个DAC之间的通道间隔离,输入信号为0dBFS。(AOUT1L和AOUT1R, AOUT2L和AOUT2R)。
3、交流负载。