[FPGA] 1、开发板使用和引脚连接

时间:2021-01-10 19:36:51

目录

1、注意事项

2、设备简介

3、引脚分配


 

注意事项:

① 插拔下载线时必须断电!

Quartus II 软件和 NIOS 软件的版本必须一致,并安装在同一个目录下面,安装目录不要有中文和空格。

③ 工程未使用到的 IO 请设置为三态。

④ 要用quartusII不要用64位的那个启动,否则就报XXXX不支持。


 

设备简介:

① 主芯片采用 ALTERA 公司最新四代 FPGA CycloneIV 系列 EP4CE6E22C8N;

② 板载 EPCS4N/EPCS16 大容量串行配置芯片,支持 JTAG/AS 模式;

③ 板载 64MbitSDRAM,支持 SOPC,NIOSII 开发;

④ 板载 50MHz 有源晶振,提供系统工作主时钟;

⑤ 采用 1117-3.3V 稳压芯片,提供 3.3V 电压输出;

⑥ 采用 1117-1.2V 稳压芯片,提供 FPGA 内核电压;

⑦ 采用 1117-2.5V 稳压芯片,提供 PLL 电压;

⑧ JTAG 下载接口对应下载的文件是.SOF,速度快,平常学习推荐使用此接口;

⑨ AS 下载接口对应下载的文件是.POF,速度较慢,需要固化程序时使用;

[FPGA] 1、开发板使用和引脚连接


 

引脚分配:

复位按键RESET 25 数码管接口 FPGA引脚号 SDRAM接口 FPGA引脚号
全局时钟FPGA_CLK 23 DIG1 133 S DQ0 28
    DIG2 135 S DQ1 30
独立按键 FPGA引脚号 DIG3 136 S DQ2 31
KEY1 88 DIG4 137 S DQ3 32
KEY2 89 SEG0 128 S DQ4 33
KEY3 90 SEG1 121 S DQ5 34
KEY4 91 SEG2 125 S DQ6 38
    SEG3 129 S DQ7 39
蜂鸣器 FPGA引脚号 SEG4 132 S DQ8 54
beep 110 SEG5 126 S DQ9 53
    SEG6 124 S DQ10 52
拨码开关(与按键共用) FPGA引脚号 SEG7 127 S DQ11 51
ckey1 88     S DQ12 50
ckey2 89     S DQ13 49
ckey3 90 VGA FPGA引脚号 S DQ14 46
ckey4 91 VGA_HSYNC 101 S DQ15 44
    VGA_VSYNC 103    
    VGA_B 104 S A0 76
LED灯 FPGA引脚号 VGA_G 105 S A1 77
led1 87 VGA_R 106 S A2 80
led2 86     S A3 83
led3 85     S A4 68
led4 84 LCD 1602 12864 FPGA引脚号 S A5 67
    LCD1 RS 141 S A6 66
UART FPGA引脚号 LCD2 RW 138 S A7 65
UART_TXD 114 LCD3 E 143 S A8 64
UART_RXD 115 LCD4 D0 142 S A9 60
    LCD5 D1 1 S A10 75
温传 IIC接口 FPGA引脚号 LCD6 D2 144 S A11 59
SCL 112 LCD7 D3 3    
SDA 113 LCD8 D4 2 SD BS0 73
I2C_SCL 99 LCD9 D5 10 SD BS1 74
I2C_SDA 98 LCD10 D6 7 SD LDQM 42
    LCD11 D7 11 SD UDQM 55
PS2          
PS_CLOCK 119     SD CKE 58
PS_DATA 120     SD CLK 43
        SD CS 72
红外       SD RAS 71
IR 100     SD CAS 70
        SD WE 69