文件名称:基于FPGA实现交通灯设计
文件大小:937KB
文件格式:ZIP
更新时间:2023-11-30 11:07:34
交通灯 FPGA verilog
基于FPGA,使用Quartus II 13.1 verilog编写,实现交通灯循环功能,附源码,测试文件,仿真图及代码注释
【文件预览】:
FPGA-verilog_交通灯设计
----完整仿真图()
--------正常情况下 东西方向变成红灯后,同时南北方向绿灯10s后变成黄灯.png(42KB)
--------在33s左右按下应急按钮k_red 全部变成红灯.png(40KB)
--------1s时钟用于要显示的倒计时数(减数).png(37KB)
--------根据位选信号显示数字.png(41KB)
--------在37s左右按下手动按钮一k_green_e 东西方向变成绿灯,南北方向变成红灯.png(42KB)
--------正常情况下 东西方向黄灯5s后变成红灯 同时南北方向由红灯变成绿灯.png(37KB)
--------正常情况下 东西方向绿灯10s后变成黄灯 南北方向还是红灯.png(36KB)
--------counter_30s用于灯亮时长计数.png(36KB)
--------每10ms扫描位选信号.png(42KB)
--------信号说明.txt(1KB)
--------在41s左右按下手动按钮二k_green_n 南北方向变绿灯 东西方向变红灯.png(38KB)
--------数码管倒计时显示 绿灯10s 黄灯5s 红灯15s.png(47KB)
--------一个完整的红绿灯循环.png(42KB)
----交通灯控制系统课设报告.doc(645KB)
----测试文件.txt(4KB)
----交通灯控制程序清单(含注释).txt(10KB)