基于Verilog_HDL的乐曲演奏电路设计

时间:2015-07-08 15:31:55
【文件属性】:

文件名称:基于Verilog_HDL的乐曲演奏电路设计

文件大小:267KB

文件格式:DOC

更新时间:2015-07-08 15:31:55

fpga verilog 乐曲演奏电路

随着EDA技术的进展,基于可编程的数字电子系统设计的完整方案越来越受到人们的重视。与利用微处理器(CPU或MCU)来实现乐曲演奏相比,以纯硬件完成乐曲演奏电路的逻辑要复杂得多,如果不借助于功能强大的EDA工具和硬件描述语言,仅凭传统的数字逻辑技术,即使最简单的演奏电路也难以实现。如何使用EDA工具设计电子系统是人们普遍关心的问题。本课程设计主要是采用FPGA器件驱动小扬声器构成一个乐曲演奏电路,FPGA器件选择Altera的EPF10K10,在MAX + plusⅡ的EDA软件平台上,实现了乐曲演奏电路的设计。


网友评论

  • 可能是我只用软件调试的 所以有点问题
  • 还可以,用得上
  • 挺好的 可以用
  • 做小学期用到上面的内容了 不错的 但是还是要结合实验装置调试
  • 挺好的,只是数码显示我们的是七段数码管显示,要自己改一下动态显示。频率自己也改动一下,EDA试验箱上没有6MHz