文件名称:verilog语言时钟代码
文件大小:868KB
文件格式:ZIP
更新时间:2021-12-30 12:54:45
verilog
在DE2开发板上能够实现置数、清零、倒计时、正计时、以及蜂鸣报警的时钟
【文件预览】:
clock
----clock.v(3KB)
----clock.pin(77KB)
----clock.map.smsg(81B)
----clock.dpf(239B)
----clock.v.bak(4KB)
----clock.pof(2MB)
----clock.qsf(5KB)
----clock.map.summary(454B)
----clock.map.rpt(38KB)
----clock.asm.rpt(7KB)
----db()
--------clock.sgdiff.cdb(8KB)
--------clock.rtlv_sg_swap.cdb(1KB)
--------clock.hier_info(13KB)
--------prev_cmp_clock.map.qmsg(41KB)
--------clock.(2).cnf.cdb(3KB)
--------clock.map.kpt(1KB)
--------clock.lpc.txt(3KB)
--------clock.rtlv.hdb(12KB)
--------clock.(0).cnf.cdb(3KB)
--------clock.eco.cdb(161B)
--------clock.hif(3KB)
--------clock.cmp.rdb(55KB)
--------clock.asm.rdb(1KB)
--------clock.cmp0.ddb(188KB)
--------clock.(4).cnf.hdb(1KB)
--------clock.(4).cnf.cdb(3KB)
--------logic_util_heursitic.dat(14KB)
--------clock.cmp.kpt(195B)
--------clock.map_bb.hdb(9KB)
--------clock.tan.qmsg(589KB)
--------clock.sld_design_entry.sci(200B)
--------clock.(1).cnf.hdb(1KB)
--------clock.fit.qmsg(44KB)
--------clock.sgdiff.hdb(12KB)
--------clock.map.bpm(894B)
--------prev_cmp_clock.asm.qmsg(2KB)
--------clock.cmp.cdb(53KB)
--------clock.tmw_info(304B)
--------clock.db_info(137B)
--------clock.asm.qmsg(2KB)
--------clock.map.cdb(11KB)
--------clock.smart_action.txt(6B)
--------prev_cmp_clock.fit.qmsg(44KB)
--------clock.lpc.rdb(504B)
--------clock.cmp.hdb(13KB)
--------clock.tis_db_list.ddb(174B)
--------clock.syn_hier_info(0B)
--------clock.(1).cnf.cdb(3KB)
--------clock.cmp.ecobp(28B)
--------clock.(2).cnf.hdb(1KB)
--------prev_cmp_clock.qmsg(745KB)
--------clock.map_bb.logdb(4B)
--------clock.rtlv_sg.cdb(10KB)
--------clock.(3).cnf.cdb(2KB)
--------clock.lpc.html(4KB)
--------prev_cmp_clock.tan.qmsg(659KB)
--------clock.map_bb.cdb(1KB)
--------clock.cmp.tdb(58KB)
--------clock.cmp_merge.kpt(200B)
--------clock.map.qmsg(40KB)
--------clock.cbx.xml(87B)
--------clock.map.hdb(13KB)
--------clock.cmp.bpm(906B)
--------clock.(0).cnf.hdb(2KB)
--------clock.(3).cnf.hdb(707B)
--------clock.pre_map.cdb(11KB)
--------clock.map.ecobp(28B)
--------clock.asm_labs.ddb(21KB)
--------clock.map.logdb(4B)
--------clock.pre_map.hdb(12KB)
--------clock.sld_design_entry_dsc.sci(200B)
--------clock.cmp.logdb(4B)
----clock.sof(821KB)
----clock.tan.summary(7KB)
----clock.fit.summary(601B)
----clock.fit.smsg(513B)
----clock.vwf(6KB)
----incremental_db()
--------compiled_partitions()
--------README(653B)
----clock.done(26B)
----clock.fit.rpt(208KB)
----clock.flow.rpt(7KB)
----clock.qpf(1KB)
----clock.qsf.bak(23KB)
----clock.qws(1KB)
----clock.tan.rpt(675KB)