SysPy:该项目基于我的博士学位论文,并且与一个名为System Python(SysPy)的Python工具有关,该工具的开发目的是简化在FGPA设备上实现的以处理器为中心的系统的硬件实现

时间:2024-06-07 17:43:34
【文件属性】:

文件名称:SysPy:该项目基于我的博士学位论文,并且与一个名为System Python(SysPy)的Python工具有关,该工具的开发目的是简化在FGPA设备上实现的以处理器为中心的系统的硬件实现

文件大小:222.14MB

文件格式:ZIP

更新时间:2024-06-07 17:43:34

VHDL

SysPy(系统Python) 请以原始版本阅读此文件,以获取正确的文本结构。 该项目基于我的博士学位论文,并且与一个名为System Python(SysPy)的Python工具有关,该工具的开发旨在简化在FGPA设备上实现的以处理器为中心的系统的硬件实现。 使用Python,我们的目标是在相同的脚本环境下集成硬件/软件开发和片上系统(SoC)仿真所需的所有工具。 SysPy还利用了Python清晰而强大的语法,该语法可用于使用硬件描述语言(HDL)(例如语法)或以抽象的方式,使用函数自动生成HDL代码来描述硬件数字设计。 该工具的主要功能概述如下: (a)以处理器为中心的设计以及用于软件开发的相关C编译器工具的处理。 (b)使用参数化的Python函数生成RTL代码。 (c)通过将硬件功能映射到Python函数和类来对设计进行抽象仿真。 (d)模拟和生成用于*I /


网友评论