文件名称:32位并行数据的CRC_16编码器的FPGA实现
文件大小:486KB
文件格式:PDF
更新时间:2022-04-22 09:30:22
在数据通信中, 提高数据在通信中的可靠性, 以及快速的数据处理能力一直是人们所追求的, 循环 冗余校验CRC就是一种广泛采用的差错控制方法, 也是一种最常用的信道编码方法。在介绍CRC码原理之后, 以 经典的LFSR电路为基础, 推导出产生32位并行数据的CRC - 16编码表达式, 用EDA 工具设计出CRC- 16 编码 模块, 并对其进行综合仿真, 验证其可行性。