文件名称:计算机组成原理 双端口存储器实验 实验报告
文件大小:8.51MB
文件格式:DOC
更新时间:2022-09-16 14:07:18
计算机组成原理
一、实验目的: 1、了解双端口静态存储器IDT7132的工作特性及其使用方法; 2、了解半导体存储器怎样存储和读取数据; 3、了解双端口存储器怎样并行读写; 4、熟悉TEC-8模型计算机中存储器部分的数据通路。 二、实验仪器设备及实验环境: 1、TEC-8实验系统 2、逻辑测试笔 3、实验环境:组成原理实验室 三、本实验所需信号 双端口存储器实验电路图 名称 功能说明 SBUS =1时,数据开关SD7~SD0的数送数据总线DBUS MBUS =1时,将双端口RAM的左端口数据送到数据总线DBUS LAR =1时,在T3的上升沿,将数据总线DBUS上的D7~D0写入地址寄存器AR LPC 当它为1时,在T3的上升沿,将数据总线DBUS上的D7~D0写入程序计数器PC MEMW =1时,在T2为1期间将数据总线DBUS上的D7~D0写入双端口RAM写入的存储器单元有AR7~AR0指定 ARINC =1时,在T3的上升沿,AR加1 PCINC =1时,在T3的上升沿,PC加1 四、微程序控制方式下实验步骤设计: 1、微程序控制方式下,由控制器