文件名称:23读操作-详解webpack的proxytable无效的解决方案
文件大小:12.99MB
文件格式:PDF
更新时间:2024-07-29 13:11:35
DSP+FPGA
图5.12行地址选择时序 行地址确定之后,就要对列地址进行寻址了。但是,地址线仍然是行地址 所用的A0-A12。在SDRAM中,行地址与列地址线是共用的。不过,读/写的 命令是怎么发出的呢?其实没有一个信号是发送读或写的明确命令的,而是通 过芯片的可写状态的控制来达到读/写的目的。显然WE#信号就是一个关键。 WE#无效时,当然就是读取命令。 列寻址信号与读写命令是同时发出的。虽然地址线与行寻址共用,但 CAS#(Column Address Strobe,列地址选通脉冲)信号则可以区分开行与列寻址 的不同,配合A0-Ag(本例)来确定具体的列地址。图5.13表示的是列地址选择 时序。 CLg]厂—] 傩丽函————1———一 :曲弦琵蕊 l么弦琵弦 鼬弦弦况盈扩1—勉磁 椭·琵琵磁纨i忽况况 啊婴滋磁矿1_1磁磁勉 削蛾象况况勉爝嘲函吻 翩'.A~1墨2:未勉琵磁狨况琵豳忽 枷施冽鲨翼鬣磁 弧,弦豳盈忍懂蜜国忍盈况 图5.13列地址选择时序 5.3.2.3读操作 在Burst Read命令发出前,必须提前激活需要操作的行。从命令的发出到