PCI9052的信号接口示意图-嵌入式的学习方向介绍ppt

时间:2021-06-02 18:09:30
【文件属性】:
文件名称:PCI9052的信号接口示意图-嵌入式的学习方向介绍ppt
文件大小:542KB
文件格式:PDF
更新时间:2021-06-02 18:09:30
pci-e 图8.21 PCI9052的信号接口示意图 (1)初始化 在上电时,PCI总线的RST信号有效,同时,PCI9052输出局部复位信号LRESET并检查EEPROM是 否存在数值。若存在,则根据EEPROM中的内容设置内部寄存器,否则设为缺省值。PCI 配置寄存器只 能通过EEPROM或PCI主机CPU来进行设置。 (2)复位 PCI9052总线接口在RST信号输入有效时将引起整个PCI9052的复位,并输出LRESET局部复 位信 号。PCI总线上的主机可以通过设置控制寄存器中的软件复位比特来对PCI9052进行复位 ,并输出面 LRESET信号。 (3)串行存储器接口 复位后,PCI9052开始读串行EEPROM,若读出的第一个字非FFFFH,则PCI9052继续读操作 ,否 则认为EEPROM无效。对PCI9052来讲,EEPROM的前四个字节应为52H、90H、B5H和10H, 其中 9052H为设备号,10B5H为厂商编号。 (4)寄存器访问 PCI9052的内部寄存器可通过PCI总线的主机CPU和串行EEPROM进行访问,这些内部寄存器 分为 PCI配置寄存器和局部总线配置寄存器。主要有以下几种: ● 设备与厂商寄存器:该寄存器位于PCI配置寄存器的 起始处,用于标识设备类别及制造厂家; ● 状态寄存器:状态寄存器内含与PCI总线相关的事件 信息; ● 命令寄存器:用来控制设备对PCI访问的响应; ● 局部配置寄存器存储器访问的PCI基地址寄存器:系 统BIOS利用此寄存器为PCI9052局部配置寄 存器的存储器访问分配一段PCI地址空间,范围为 128字节,韧始化时,主机对此寄存器写入 FFFFFFFF,然后读回FFFFFF70,以确定其占用空 间为128字节; ● 局部配置寄存器I/O访问的PCI基地址寄存器:系统 BIOS利用此寄存器为PCI9052局部配置寄存 器的I/O访问分配一段PCI地址空间; ● 局部地址空间0访问的PCI基地址寄存器:系统BIOS 利用此寄存器为PCI9052局部地址空间0的访 问分配一段PCI地址空间; PCI主机处理器可以直接对局部总线上的设备进行读/写操作。PCI9052配置寄存器能够访 问映射到 局部的地址空间。同时片内的读写FIFO使PCI9052能够支持PCI总线与局部总线间的 高性能猝发传送。 PCI总线主控访问局部总线的示意图如图8.22所示。 3.局部总线ISA接口模式 PCI9052的新功能是它直接提供给用户一个ISA逻辑接口,从而保证了ISA到PCI的平滑转换 ,另 外,ISA接口还能支持8/16位存储器或I/O设备。用户通过对EEPROM的编程可将PCI9052置为ISA接 口模式,在ISA接口模式下,LRESET信号将由低有效变为高有效, 并可将局部总线空间2、3配置 为无复用方式。 2/5 ページ微型计算机原理 2006-11-24http://www.hljnzy.net/kejian/weijijiekou/second/chapter8/c2-8-4-4.htm

网友评论