文件名称:基本连接要求-点云预处理
文件大小:9.9MB
文件格式:PDF
更新时间:2024-06-23 11:49:17
PIC18F45K
2.1 基本连接要求 在开始使用 PIC18F66K80 系列 8 位单片机进行开发之 前,需要注意 低限度的器件引脚连接要求。 必须始终连接以下引脚: • 所有 VDD 和 VSS 引脚 (见第 2.2 节 “ 电源引脚 ”) • 所有 AVDD 和 AVSS 引脚(不论是否使用模拟器件 功能) (见第 2.2 节 “ 电源引脚 ”) • MCLR 引脚 (见第 2.3 节 “ 主复位 (MCLR)引脚 ”) 如果在 终应用中使用了以下引脚,则也必须连接它们 : • PGC/PGD 引脚,用于进行在线串行编程(ICSP™) 和调试 (见第 2.5 节 “ICSP 引脚 ”) • OSCI 和 OSCO 引脚(使用外部振荡器源时) (见第 2.6 节 “ 外部振荡器引脚 ”) 此外,可能还需要连接以下引脚: • VREF+/VREF- 引脚(在实现模拟模块的外部参考 电压时使用) 图 2-1 中显示了 低限度的连接要求。 图 2-1: 建议的 低限度连接 注: 不论是否使用任何模拟模块,都必须始终 连接 AVDD 和 AVSS 引脚。 PIC18FXXKXX V D D V S S VDD VSS VSS VDD A V D D A V S S V D D V S S C1 R1 VDD MCLR VCAP/VDDCORE R2 C7(1) C2(1) C3(1) C4(1)C5(1) C6(1) 关键 (所有值均为建议值): C1 至 C6:0.1 μF, 20V 陶瓷电容 R1:10 kΩ R2:100Ω 至 470Ω 注 1: 所给出的示例针对的是具有 5 个 VDD/VSS 和 AVDD/AVSS 引脚对的 PIC18F 器件。其他器 件的引脚对可能增多或减少,请相应地调整 去耦电容的数量。 2011 Microchip Technology Inc. 初稿 DS39977C_CN 第 47 页