文件名称:SDRAM控制器-解决springboot打成jar运行后无法读取resources里的文件问题
文件大小:20.95MB
文件格式:PDF
更新时间:2024-07-30 11:21:51
stm32F7中文
13.7 SDRAM控制器 13.7.1 SDRAM 控制器主要特性 SDRAM 控制器的主要特性如下: 两个 SDRAM 存储区域,可独立配置 8 位、16 位和 32 位数据总线宽度 13 位地址行,11 位地址列,4 个内部存储区域:4x16Mx32bit (256 MB)、4x16Mx16bit (128 MB)、4x16Mx8bit (64 MB) 支持字、半字和字节访问 SDRAM 时钟可以是 HCLK/2 或 HCLK/3 自动进行行和存储区域边界管理 多存储区域乒乓访问 可编程时序参数 支持自动刷新操作,可编程刷新速率 自刷新模式 掉电模式 通过软件进行 SDRAM 上电初始化 CAS 延迟 1,2,3 读 FIFO 可缓存,支持 6 行 x 32 位深度(6 x14 位地址标记) 13.7.2 SDRAM 外部存储器接口信号 启动时,必须通过用户应用程序对用于连接 FMC SDRAM 控制器与外部 SDRAM 设备的 SDRAM I/O 引脚进行配置。应用程序未使用的 SDRAM 控制器 I/O 引脚可用于其它用途。 表 86. SDRAM 信号 SDRAM 信号 I/O 类型 说明 复用功能 SDCLK O SDRAM 时钟 - SDCKE[1:0] O SDCKE0:SDRAM 存储区域 1 时钟使能 SDCKE1:SDRAM 存储区域 2 时钟使能 - SDNE[1:0] O SDNE0:SDRAM 存储区域 1 芯片使能 SDNE1:SDRAM 存储区域 2 芯片使能 - A[12:0] O 地址 FMC_A[12:0] D[31:0] I/O 双向数据总线 FMC_D[31:0] BA[1:0] O 存储区域地址 FMC_A[15:14] NRAS O 行地址选通 - NCAS O 列地址选通 - SDNWE O 写入使能 - NBL[3:0] O 写访问的输出字节屏蔽 (存储器信号名称:DQM[3:0]) FMC_NBL[3:0]