信信号号说说明明-《微服务架构基础(spring boot+spring cloud+docker)》

时间:2024-07-01 19:21:17
【文件属性】:

文件名称:信信号号说说明明-《微服务架构基础(spring boot+spring cloud+docker)》

文件大小:2.3MB

文件格式:PDF

更新时间:2024-07-01 19:21:17

dsp28335

2.2 信信号号说说明明 表 2-3对这些信号进行了说明。 GPIO 功能(用粗斜体显示)在复位时为缺省值。 它们下面列出的外设信号 是供替代的功能。 有些外设功能并不在所有器件上提供。 详细信息请见表 2-1和表 2-2。 输入不是 5V 耐 压。 所有能够产生 XINTF 输出功能的引脚有 8mA(典型)的驱动强度。 即使引脚没有配置 XINTF 功能, 也有此驱动能力。 所有其他引脚有一个 4mA 驱动力的驱动典型值(除另有注明外)。 所有 GPIO 引脚为 I/O/Z 且有一个内部上拉电阻器,此内部上拉电阻器可在每个引脚上有选择性的启用/禁用。 这一特性只适用 于 GPIO 引脚。 GPIO0-GPIO11 引脚上的上拉电阻器在复位时并不启用。 GPIO12-GPIO87 引脚上的上拉 电阻器复位时被启用。 表表 2-3. 信信号号说说明明 引引脚脚编编号号 PGF,,名名称称 说说明明 (1)ZHH ZJZ PTP BALL # BALL # PIN # JTAG 使用内部下拉电阻进行 JTAG 测试复位。 当被驱动为高电平时,TRST使扫描系统获得器件 运行的控制权。 如果这个信号未连接或者被驱动至低电平,此器件在功能模式下运转,并且 测试复位信号被忽略。 TRST 78 M10 L11 注释:TRST是一个高电平有效测试引脚并且必须在正常器件运行期间一直保持低电平。 在 这个引脚上需要一个外部下拉电阻器。 这个电阻器的值应该基于适用于这个设计的调试器推 进源代码的驱动强度。 通常一个 2.2kΩ 电阻器可提供足够的保护。 由于这是应用专用的, 建议针对调试器和应用正确运行对每个目标板进行验证。 (I,↓) TCK 87 N12 M14 带有内部上拉电阻 (I,↑) 的 JTAG 测试时钟 带有内部上拉电阻器的 JTAG 测试模式选择 (TMS)。 这个串行控制输入在 TCK 上升沿上的 TMS 79 P10 M12 TAP 控制器中计时。 (I,↑) 带有内部上拉电阻的 JTAG 测试数据输入 (TDI)。 TDI 在 TCK 的上升沿上所选择的寄存 TDI 76 M9 N12 器(指令或者数据)内计时。 (I, ↑) JTAG 扫描输出,测试数据输出 (TDO)。 所选寄存器(指令或者数据)的内容被从 TCK 下 TDO 77 K9 N13 降沿上的 TDO 移出。 (O/Z 8mA 驱动) 仿真器引脚 0。当TRST被驱动至高电平时,这个引脚被用作一个到(或者来自)仿真器系统 的中断并且在 JTAG 扫面过程中被定义为输入/输出。 这个引脚也被用于将器件置于边界扫 面模式中。 在 EMU0 引脚处于逻辑高电平状态并且 EMU1 引脚处于逻辑低电平状态 EMU0 85 L11 N7 时,TRST引脚的上升沿将把器件锁存在边界扫面模式。 (I/O/Z,8mA 驱动强度↑) 请请注注意意::建议在这个引脚上连接一个外部上拉电阻器。 这个电阻器的值应该基于适用于这个 设计的调试器推进源代码的驱动强度。 通常一个 2.2kΩ 至 4.7kΩ 的电阻器已可以满足要 求。 由于这是应用专用的,建议针对调试器和应用正确运行对每个目标板进行验证。 仿真器引脚 1。当TRST被驱动至高电平时,这个引脚被用作一个到(或者来自)仿真器系统 的中断并且在 JTAG 扫面过程中被定义为输入/输出。 这个引脚也被用于将器件置于边界扫 面模式中。 在 EMU0 引脚处于逻辑高电平状态并且 EMU1 引脚处于逻辑低电平状态 EMU1 86 P12 P8 时,TRST引脚的上升沿将把器件锁存在边界扫面模式。 (I/O/Z,8mA 驱动强度↑) 请请注注意意::建议在这个引脚上连接一个外部上拉电阻器。 这个电阻器的值应该基于适用于这个 设计的调试器推进源代码的驱动强度。 通常一个 2.2kΩ 至 4.7kΩ 的电阻器已可以满足要 求。 由于这是应用专用的,建议针对调试器和应用正确运行对每个目标板进行验证。 闪闪存存 VDD3VFL 84 M11 L9 3.3V 闪存内核电源引脚。 这个引脚应该一直被连接至 3.3V。 TEST1 81 K10 M7 测试引脚。 为 TI 预留。 必须被保持为未连接。 (I/O) TEST2 82 P11 L7 测试引脚。 为 TI 预留。 必须被保持为未连接。 (I/O) 时时钟钟 取自 SYSCLKOUT 的输出时钟。 XCLKOUT 或者与 SYSCLKOUT 的频率一样、或者为其 一半,或为其 四分之一。 这是由位 18:16 (XTIMCLK) 和在 XINTCNF2 寄存器中的位 2 XCLKOUT 138 C11 A10 (CLKMODE) 控制的。 复位时,XCLKOUT=SYSCLKOUT/4。通过将 XINTCNF2[CLKOFF] 设定为 1,XCLKOUT 信号可被关闭。 与其它 GPIO 引脚不同,复位时,不将 XCLKOUT 引 脚置于一个高阻抗状态。 (O/Z,8mA 驱动) 外部振荡器输入。 这个引脚被用于从一个外部 3.3V 振荡器馈入一个时钟。 在这种情况 XCLKIN 105 J14 G13 下,X1 引脚必须连接到 GND。 如果使用到了晶振/谐振器(或 1.9V 外部振荡器被用来把时 钟馈入 X1 引脚),此引脚必须连接到 GND。 (I) (1) I = 输入,O = 输出,Z = 高阻抗,OD = 开漏,↑ = 上拉,↓ = 下拉 版权 © 2007–2012, Texas Instruments Incorporated 简介 23


网友评论