文件名称:VHDL实现扰码器设计
文件大小:34KB
文件格式:RAR
更新时间:2014-07-03 03:37:36
用VHDL 实现扰码器的设计
用VHDL实现了扰码器, 详细讲解了实现过程, 方便大家学习, 大家可以通过次程序升入的理解扰码的算法实现过程。
【文件预览】:
FFT高速傅立叶变换的VHDL源代码(可以综合)
----FFT 高速傅立叶变换的VHDL源代码 可以综合()
--------baseindex.vhd(2KB)
--------result.txt(544B)
--------subtractor.vhd(2KB)
--------controller.vhd(3KB)
--------rom.vhd(1KB)
--------negate.vhd(823B)
--------FLOAT2.PIF(967B)
--------shift2.vhd(1KB)
--------but.vhd(761B)
--------counter.vhd(814B)
--------swap.vhd(2KB)
--------stage.vhd(663B)
--------simili.lst(89KB)
--------out_result.vhd(624B)
--------FLOAT_RE.TXT(370B)
--------rblock.vhd(541B)
--------romadd_gen.vhd(2KB)
--------mult.vhd(832B)
--------ioadd.vhd(1012B)
--------summer.vhd(1KB)
--------lblock.vhd(523B)
--------IEEE_TO_.PIF(967B)
--------synth_main.vhd(12KB)
--------comm.txt(12B)
--------mux_add.vhd(571B)
--------and_gates.vhd(1003B)
--------ram_shift.vhd(798B)
--------synth_test.vhd(13KB)
--------control2.vhd(3KB)
--------dff.vhd(627B)
--------mux_but.vhd(585B)
--------divide.vhd(1KB)
--------cycles_but.vhd(1KB)
--------multiply.vhd(2KB)
--------iod_staged.vhd(1KB)
--------butter_lib.vhd(3KB)
--------ram.vhd(1KB)
--------print.vhd(1KB)
--------normalize.vhd(2KB)
--------rom_ram.vhd(552B)