磁条卡解码芯片中编码电路设计

时间:2024-07-27 06:46:02
【文件属性】:

文件名称:磁条卡解码芯片中编码电路设计

文件大小:12.39MB

文件格式:PDF

更新时间:2024-07-27 06:46:02

芯片电路设计

本文基于SPM220磁卡解码芯片的特点与应用,研究了该芯片的系统结构,设计了该系统中编码模块的电路结构,该模块主要负责将模拟电压信号转换为二进制F2F编码,其性能的好坏直接关系到芯片对低频小信号的处理能力,因此该模块是SPM2200磁卡解码系统中一个不可或缺的重要模块。   本文依据SPM2200磁卡解码系统的特点、应用以及性能指标,提出了一种新颖的电路结构。该结构不同于其他电路中比较基准固定不变,而是比较基准能够随着输入信号的电平值实时变化,这种结构不仅能够有效地降低低频小信号的毛刺干扰,而且还提高了电路编码效率,降低了无效误码和数字解码电路的设计难度;同时,该电路紧凑的结构,有效地缩小了芯片面积,降低了芯片制造成本。   基于CSMC0.5 um CMOS工艺库,应用仿真软件,对该模块电路性能进行了模拟仿真,结果表明完全达到了设计要求。接着,基于工艺库进行了版图设计。在版图设计过程中,对重要的模拟电路采用了对称性设计,利用“保护环”对电路与产生的衬底噪声进行了隔离,并分别使用“数字地”和“模拟地”,避免了数字模块产生的大的瞬时噪声干扰模拟模块的正常工作,对敏感信号线做“屏蔽”处理最后,进行了流片验证,测试结果表明,在刷卡速度为10cm/S(信号频率大约为200H2)的情况下,芯片能够正常工作,达到了设计指标   CMOs器件用于模拟电路设计是CMs技术的一大进步。然而,这一进步并不是帆风顺,CMOs器件本身的缺点限制了它在模拟技术中的应用。这些缺点主要是指Mos管的速度慢,噪声相当大。   然而,MOS器件也具有双极器件无法抗衡的巨大优势—器件尺寸可以按比例缩小,这一优势为Mos器件的发展带来巨大的推动力,并不断提高MSFT器件的速度。现在,MoS管器件的速度已经可以与双极器件的速度相比较。于是,模拟电路设计师开始考虑用CMoS技术制造模拟电路。


网友评论