文件名称:在NIOS_系统中A_D数据采集接口的设计与实现.kdh
文件大小:116KB
文件格式:KDH
更新时间:2013-06-27 02:21:38
NIOS处理器 FPGA ADC0804
在FPGA系统中,实现对外部A/D数据采 集电路的控制接口逻辑,由于其逻辑功能不是 很复杂,因此可采用自定义的方式。采用这种 方法进行设计有两种途径。①从软件上去实 现。这种方案将NIOS处理器作为一个主控制 器,通过编写程序来控制数据转换电路。由于 NIOS处理器的工作频率相对于外部设备来说 要高出许多,故此种方法会造成CPU资源极大 的浪费;②用FPGA的逻辑资源来实现A/D采 集电路的控制逻辑。FPGA有着丰富的逻辑资 源和接口资源,在其中实现并行的数据采集很 少会受到硬件资源的限制,在功能上,设计的 接口控制逻辑相当于一个主控制器,它是针对 具体的外部电路而实现的,容易满足要求、又 能节约资源,提高系统性能。因此,采用硬件 逻辑去实现控制将是一种较好的方式。