文件名称:基于FPGA分布式算法FIR滤波器verilog代码
文件大小:6KB
文件格式:ZIP
更新时间:2023-10-25 02:16:54
FPGA verilog da
(本人 小论文 代码,通过验证) 本文提出一种新的FIR滤波器FPGA实现方法。讨论了分布式算法原理,并提出了基于分布式算法FIR滤波器的实现方法。通过改进型分布式算法结构减少硬件资源消耗,用流水线技术提高运算速度,采用分割查找表方法减小存储规模,并在Matlab和Modelsim仿真平台得到验证。 为了节省FPGA逻辑资源、提高系统速度,设计中引入了分布式算法实现有限脉冲响应滤波器(Finite Impulse Response, FIR)。由于FIR滤波器在实现上主要是完成乘累加MAC的功能,采用传统MAC算法设计FIR滤波器将消耗大量硬件资源。而采用分布式算法 (Distri
【文件预览】:
基于FPGA分布式算法FIR滤波器verilog代码_1601771413
----DA_table2.v(1KB)
----DA_table1.v(1KB)
----da_fir.v(9KB)
----DA_table0.v(1KB)
----tb_da_fir.v(2KB)
----DA_table3.v(2KB)