文件名称:高速数字电路设计及PCB的EMC设计
文件大小:740KB
文件格式:PDF
更新时间:2015-01-09 13:59:24
高速数字电路设计及PCB的EMC设计
高速数字电路及EMC设计 高速数字信号由信号的边沿速度决定,一般认为上升时间小于4 倍信号传输延迟时可视为高速信号。平常讲的高频信号是针对信号频率而言的。 设计开发高速电路应具备信号分析、传输线、模拟电路的知识。 错误的概念:8kHz帧信号为低速信号。
文件名称:高速数字电路设计及PCB的EMC设计
文件大小:740KB
文件格式:PDF
更新时间:2015-01-09 13:59:24
高速数字电路设计及PCB的EMC设计
高速数字电路及EMC设计 高速数字信号由信号的边沿速度决定,一般认为上升时间小于4 倍信号传输延迟时可视为高速信号。平常讲的高频信号是针对信号频率而言的。 设计开发高速电路应具备信号分析、传输线、模拟电路的知识。 错误的概念:8kHz帧信号为低速信号。