文件名称:基于寄存器组的FFT处理器 (2010年)
文件大小:261KB
文件格式:PDF
更新时间:2024-06-09 08:30:28
自然科学 论文
针对目前快速傅里叶变换(FFT)处理器存储器访问算法复杂度较高,实现起来面积较大的问题,采用寄存器交换策略实现无冲突地址读写。以存储器迭代结构为主体构建FFT处理器结构,并设计了一种基于流水线的蝶形运算单元。根据基4蝶形运算数据选择的规律性,采用数据移位操作可以去除存储器中的地址解码器和控制逻辑。采用门控时钟降低系统的功耗。设计的FFT处理器通过SMIc 0.18μm工艺综合仿真,其面积为0.6mm2,整个处理过程只需要60个时钟周期。在20MHz的工作频率下,系统的平均动态功耗为7mW。该结构可以满足I