EDA课程设计实验报告

时间:2012-09-10 10:04:50
【文件属性】:

文件名称:EDA课程设计实验报告

文件大小:105KB

文件格式:DOC

更新时间:2012-09-10 10:04:50

电子时钟的设计

干电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,由分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。


网友评论