文件名称:基于FPGA的可扩展高速FFT处理器的设计与实现
文件大小:316KB
文件格式:PDF
更新时间:2012-08-25 10:09:25
现场可编程门阵列 FFT
本文提出了基于FPGA实现傅里叶变换点数可灵活扩展的流水线FFT处理器的结构设计以 及各功能模块的算法实现,包括高组合数FFT算法的流水线实现结构、级间混序读/写RAM地址规 律、短点数FFT阵列处理结构以及补码实现CORD IC算法的流水线结构等。利用FPGA实现的各功 能模块组装了64点FFT处理器。从其计算性能可知,在输入数据速率为20 MHz时,利用此结构实 现的FFT处理器计算1 024点FFT的运算时间约为52μs。