低功耗32位比较器的设计与实现-研究论文

时间:2021-05-20 16:58:47
【文件属性】:
文件名称:低功耗32位比较器的设计与实现-研究论文
文件大小:1.14MB
文件格式:PDF
更新时间:2021-05-20 16:58:47
CMOS Comparator Full Adder GDI 比较器在许多IC应用,微处理器,计算机系统等中都起着至关重要的作用。因此,希望设计一种功耗低,性能高的比较器模块。 本文提出了一种采用互补金属氧化物半导体逻辑的新型32位比较器架构,并计算了其延迟和功率指标。 此外,将其与基于完整加法器的32位比较器进行比较。 通过分析,我们可以得出建议的比较器与常规比较器之间的比较。 完整的体系结构设计及其结果分析是在180 nm技术的节奏踏频工具中完成的。 仿真结果表明,与传统的基于全加法器的比较器相比,功耗降低了90%。

网友评论