文件名称:并行数据采集模块研制
文件大小:4.7MB
文件格式:CAJ
更新时间:2021-04-05 07:55:33
模电
在硬件逻辑研制过程中,采用了基于 IP 核的片上系统设计方法,充分利用 了 Quartus 软件平台的各项功能,在深入理解各器件功能和时序特征的基础上 设计了自定义的数据采样和数据通信 IP 核,配置了 DDR II 存储器 IP 核,增大 了模块功能的灵活性。随后搭建了基于 Qsys 和 NIOS 处理器软核的片上系统, 并对系统的逻辑功能进行了仿真验证。在软件设计中,说明了片上系统的软件 设计过程,并利用 VISA 函数库设计了符合 VPP 规范的驱动程序,给出了驱动 函数树和主要函数的功能说明,之后利用 Lab Windows/CVI 软件开发平台设计 了上位机应用程序。