文件名称:基于EAPR 的FPGA 局部动态重构实现 (2010年)
文件大小:133KB
文件格式:PDF
更新时间:2024-06-11 00:46:58
工程技术 论文
针对数字逻辑系统规模扩大出现的单片电路资源利用率下降的问题,提出了一种基于EAPR的 FPGA局部动态重构实现方法,该方法结合EAPR设计思想和Virtex-5芯片的特点,通过ISE软件进行模块设计和PlanAhead 软件的重构实现,完成了XC5VLX50T(_1FF1136) 芯片的局部动态重构,仿真和实验结果表明:该方法需下载的文件大小仅为普通方法的21.9%;能实现对芯片内部资源的有效管理和合理利用,为实际工程中利用有限的资源实现更大规模的逻辑设计提供参考.