北邮大二下数电VHDL实验报告

时间:2016-11-08 07:51:44
【文件属性】:

文件名称:北邮大二下数电VHDL实验报告

文件大小:554KB

文件格式:DOC

更新时间:2016-11-08 07:51:44

VHDL数电实验

1.用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加器图形模块单元。 2.用实验内容1中生成的半加器模块和逻辑门设计实现一个全加器,仿真验证其功能,并下载到实验板测试,要求用拨码开关设定输入信号,发光二极管显示输出信号。 3.用3线-8线译码器(74LS138)和逻辑门设计实现函数F,仿真验证其功能,并下载到实验板测试。要求用拨码开关设定输入信号,发光二极管显示输出信号。 4.用VHDL语言设计实现一个3位二进制数值比较器,仿真验证其功能,并下载到实验板测试。要求用拨码开关设定输入信号,发光二极管显示输出信号。 5.用VHDL语言设计实现一个4选1的数据选择器;一个8421码转换为格雷码的代码转换器;一个举重比赛裁判器;一个带同步置位和同步复位功能的D触发器;一个带异步复位的4位二进制减计数器;一个带异步复位的8421码十进制计数器;一个带异步复位的4位自启动环形计数器;一个带控制端的8位二进制寄存器,当控制端为‘1’时,电路正常工作,否则输出为高阻态;一个分频系数为12,分频输出信号占空比为50%的分频器。仿真验证其功能,并下载到实验板测试。要求用拨码开关和按键开关设定输入信号,发光二极管显示输出信号。(注:有几个不需要下载到实验板测试)


网友评论

  • 13级的,中间有几个变了
  • 代码很全,谢谢楼主呀
  • 很好,很有帮助,对于初学者
  • 对的,是正确的代码
  • 12级部分可用 值得借鉴
  • 每个老师都会有不同的要求,不过基本的东西还是一样的,有一定的借鉴价值
  • 同12级的表示部分可用
  • 12级表示有的实验已经改了
  • 内容不错,适用VHDL语言的初学者