pciebench-netfpga:NetFPGAVCU709卡的pcie-bench代码

时间:2024-05-18 10:30:29
【文件属性】:

文件名称:pciebench-netfpga:NetFPGAVCU709卡的pcie-bench代码

文件大小:191KB

文件格式:ZIP

更新时间:2024-05-18 10:30:29

Verilog

Xilinx的7系列FPGA的PCIe基准 该项目提出了一个有助于评估和测量PCIe功能的框架。 它是通用的,可以在许多不同的PCIe设备上实现。 因此,它允许相互比较不同的PCIe实现。 所提供的方法已经在面向商业的板(即Xilinx Virtex-7 FPGA VC709连接套件)和面向研究的板(即NetFPGA SUME)上进行了开发。 建议用户在执行任何其他任务之前先熟悉工作站的要求。 一旦满足所有要求,就可能需要对系统进行一些进一步的配置。 本文档中提供了其他部分,以提供有关生成硬件项目和使用软件的指南。 系统要求 该设计仅限于验证以下各项的机器: 拥有至少8个通道的PCIe Gen 3插槽。 注意:如果无法协商Gen3或8条通道,则设计可能无法正常工作。 如何配置系统 编译内核模块的必要条件。 如果您从未编译过模块驱动程序,则需要某些软件包。 也就是说,您将需要安装内核


【文件预览】:
pciebench-netfpga-master
----CMakeLists.txt(2KB)
----README.md(12KB)
----HOST()
--------driver()
--------include()
--------middleware()
--------user()
--------scripts()
--------doc()
--------Makefile(4KB)
--------restart.sh(1KB)
----FPGA()
--------CMakeLists.txt(4KB)
--------clean.sh(1KB)
--------source()
--------scripts()
----constants.cmake(3KB)
----LICENSE.md(154B)
----wizard.sh(3KB)

网友评论